Contribution à l'intégration de la fiabilité dansle flôt de conception des circuits intégrés fondée sur l'utilisation d'un langage de description comportementale VHDL-AMS
Thèses de doctorat
Date de soutenance
2004-11-18Résumé
L'évolution croissante des technologies CMOS entraîne le renouvellement des techniques de prédiction de la fiabilité des circuits. Les méthodes statistiques ne suffisent plus pour évaluer la fiabilité des circuits à forte ...Lire la suite >
L'évolution croissante des technologies CMOS entraîne le renouvellement des techniques de prédiction de la fiabilité des circuits. Les méthodes statistiques ne suffisent plus pour évaluer la fiabilité des circuits à forte intégration. De nouvelles techniques de prédiction de fiabilité doivent être définies et mises en place afin de répondre rapidement aux contraintes d'analyse de la fiabilité. Une étude de la fiabilité des circuits CMOS doit être prise en charge en amont de la production. Pour cela, il est nécessaire de tenir compte de la dépendance des dispositifs élémentaires aux mécanismes de dégradation au cours du flot de conception des circuits. A partir d'un modèle électrique de dégradation du transistor MOSFET, fondé sur le langage de description comportementale VHDL-AMS, il est démontré qu'une prédiction de la fiabilité des circuits CMOS est réalisable à partir de simulations électriques. Une validation est réalisée à partir d'un circuit CMOS de démonstration : l'amplificateur opérationnel de transconductance. L'intérêt de cette méthode est sa reproductibilité pour la construction de modèles VHDL-AMS de dégradation de circuits CMOS d'abstraction supérieure dans le but d'analyser la fiabilité des systèmes.< Réduire
Résumé en anglais
The increasing CMOS process evolution involves the renewal of the techniques to predict the circuits reliability. The statistical methods are not enough any more to evaluate the reliability of the VLSI circuits. New ...Lire la suite >
The increasing CMOS process evolution involves the renewal of the techniques to predict the circuits reliability. The statistical methods are not enough any more to evaluate the reliability of the VLSI circuits. New techniques of reliability prediction must be defined and implemented in order to quickly answer to the constraints of reliability analysis. A study of the CMOS circuits reliability must be dealt with upstream production. Then, it is necessary to hold account the dependence of the elementary devices with the degradation mechanisms during the circuit design flow. From a degradation electric model of transistor MOSFET, founded on the VHDL-AMS behavioral modelling language, it is shown that a prediction of the CMOS circuits reliability is realizable starting from electric simulations. A validation is carried out starting from a CMOS circuit demonstration : the operational transconductance amplifier. The method interest is its reproducibility to build degradation VHDL-AMS models of CMOS circuits with higher description abstraction in order to analyze the reliability of the electronics systems.< Réduire
Mots clés
Electronique
Circuit analogique CMOS
Modélisation VHDL-AMS
Modélisation comportementale
Porteurs chauds
Simulation de vieillissement électrique
Unités de recherche