Élaboration de nouvelles méthodologies d’évaluation de la fiabilité de circuits nanoélectroniques
Idioma
fr
Thèses de doctorat
Fecha de defensa
2012-11-29Especialidad
Electronique
Escuela doctoral
École doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)Resumen
Ce travail constitue une contribution à l’étude de la synergie entre le vieillissement accéléré et l’évolution de la robustesse aux évènements singuliers pour les technologies MOS avancées. Ce manuscrit expose le travail ...Leer más >
Ce travail constitue une contribution à l’étude de la synergie entre le vieillissement accéléré et l’évolution de la robustesse aux évènements singuliers pour les technologies MOS avancées. Ce manuscrit expose le travail fait autour de la Caractérisations des mécanismes de dégradation NBTI, HCI, TDDB et Electromigration sur les structures de tests conçues dans le véhicule de test NANOSPACE en technologie CMOS LP 65 nm. Il décrit aussi l’évaluation de la robustesse face aux évènements singuliers après un vieillissement de type NBTI sur les chaines de portes logiques (inverseurs, NOR, bascules D). Cette dernière partie nous a permis de démontrer que le vieillissement de type NBTI améliore la robustesse face aux SET dans ce cas d’étude.< Leer menos
Resumen en inglés
This work is a contribution to the study of the synergy between accelerated aging and the evolution of robustness to single event effects for advanced MOS technologies.This manuscript describes the work done around the ...Leer más >
This work is a contribution to the study of the synergy between accelerated aging and the evolution of robustness to single event effects for advanced MOS technologies.This manuscript describes the work done around the characterization of degradation mechanisms NBTI, HCI, TDDB and Electromigration on test structures designed in the NANOSPACE test vehicle on CMOS 65 nm Low Power technology. It also describes the evaluation of the robustness to Single Events Effects after NBTI aging on chains of logic gates (inverters, NOR, D flip-flops). This last part allows to show that the NBTI aging improves the robustness to SET in this case of study.< Leer menos
Palabras clave
Nbti
Porteurs chaud
Tddb
Électromigration
Effets singuliers
Test par faisceau Laser pulsé
CMOS 65 nm basse puissance
Robustesse
Palabras clave en inglés
Nbti
Hci
Tddb
Electromigration
Single Event Effects
Pulsed laser testing
CMOS 65 nm Low Power
Robustness
Orígen
Recolectado de STARCentros de investigación