Étude et réalisation d’une chaîne de conversion de données pour liaisons numériques à très haut débit
Langue
en
Thèses de doctorat
Date de soutenance
2020-12-09Spécialité
Electronique
École doctorale
École doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)Résumé
La demande croissante de débits de données plus élevés dans les centres de données a conduit à de nouveaux protocoles émergents (100 - 400G Ethernet et autres) dans les communications filaires.Ces protocoles favoriseront ...Lire la suite >
La demande croissante de débits de données plus élevés dans les centres de données a conduit à de nouveaux protocoles émergents (100 - 400G Ethernet et autres) dans les communications filaires.Ces protocoles favoriseront des encodages plus sophistiqués utilisant moins de bande passante de fréquence. Les exigences de vitesse devenant plus strictes, les architectures analogiques pures ne peuvent y répondre. Ainsi, un virage naturel vers des architectures à signaux mixtes est attendu.Cette thèse propose la conception d'une architecture de récepteur basée sur un Convertisseur Analogique-Numérique (CAN). Il utilise une méthodologie de conception pour définir et valider les exigences et les spécifications des récepteurs filaires à base de silicium qui sont conformes à un fonctionnement supérieur à >100Gb/s sur des canaux de transmission avec des pertes élevées (>20dB).Un prototype en technologie 22nm CMOS FDSOI est proposé comme preuve de concept.< Réduire
Résumé en anglais
The increasing demand of higher data rates in datacenters has led tonew emerging standards (100 - 400G Ethernet and others) in wireline communications. These standards will favor more sophisticated encodings that use less ...Lire la suite >
The increasing demand of higher data rates in datacenters has led tonew emerging standards (100 - 400G Ethernet and others) in wireline communications. These standards will favor more sophisticated encodings that use less frequency bandwidth. As speed requirements become more stringent, pure analog architectures can not meet them. So, a natural shift towards mixed-signal architectures is expected.This thesis proposes the design of an ADC-based receiver architecture. It uses a design methodology to define and validate the requirements and specifications for silicon-based wireline receivers that comply with >100Gb/s operation over transmission channels with high losses (>20dB). A prototype in 22nm CMOS FDSOI technology is proposed as proof of concept.< Réduire
Mots clés
Centre de données
100 Gigabit Ethernet
Pam4
Convertisseur Analogique-Numérique
Récepteur
Égalisation
Mots clés en anglais
Datacenter
100 Gigabit Ethernet
Pam4
Analog-To-Digital Converter
Receiver
Equalization
Origine
Importé de STAR