Afficher la notice abrégée

dc.contributor.authorMajek, Cédric
dc.date2006-10-17
dc.date.accessioned2021-01-13T14:04:19Z
dc.date.available2021-01-13T14:04:19Z
dc.identifier.urihttps://oskar-bordeaux.fr/handle/20.500.12278/25609
dc.description.abstractCes travaux portent sur l'étude et la réalisation d'un synthétiseur de fréquence pour objets communicants multistandards. A partir d'une horloge de référence de 50 MHz, le circuit fournit deux signaux de sortie en quadrature de phase dont la plage de fréquences de travail varie de manière continue entre 900 MHz et 5,8 GHz. Il est construit à partir d'une architecture originale de boucle à verrouillage de délai reprogrammable dite factorisée. Le flot de conception adopté suit une méthodologie de type descendante. Aussi la première étape est-elle la détermination de l'architecture en ayant recours à une étude comportementale. Cette dernière se réalise au moyen du langage VHDL-AMS et du logiciel ADVanceMS de Mentor Graphics. Puis, vient alors la phase de conception qui s'effectue à partir du logiciel Cadence et du simulateur SpectreRF. Celle-ci conduit à la réalisation de deux versions du système qui diffèrent dans la technique utilisée pour générer la quadrature de phase. L'une génère celle-ci de manière indirecte en divisant par deux la fréquence du signal synthétisé, l'autre crée le déphasage directement au niveau de sa ligne de retard. Ces circuits sont réalisés à l'aide des technologies 30nm CMOS SOI et BULK de STMicroelectronics. La dernière étape consiste donc en la caractérisation de ces circuits par des mesures temporelles et fréquentielles. Celles-ci permettent, d'une part de valider la fonctionnalité de l'architecture présentée dans ces travaux, d'autre part de confirmer l'apport de la technologie SOI pour les circuits radiofréquences en termes d'augmentation de la fréquence de fonctionnement de ces derniers et de diminution de leur consommation.
dc.formatapplication/pdf
dc.languagefr
dc.rightsfree
dc.subjectElectronique
dc.subjectSynthèse de fréquence multistandard
dc.subjectboucle à verrouillage de délai
dc.subjecttechnologie Silicium sur isolant (SOI)
dc.subjectconception et mesures de circuits
dc.subjectmicro et nano électronique
dc.titleContribution à l'étude d'un synthétiseur de fréquence pour objets communicants multistandards en technologie CMOS SOI
dc.typeThèses de doctorat
dc.identifier.doihttp://hal.archives-ouvertes.fr/docs/00/18/86/59/PDF/MAJEK.pdf
bordeaux.hal.laboratoriesThèses Bordeaux 1 Ori-Oai*
bordeaux.institutionUniversité de Bordeaux
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Contribution%20%C3%A0%20l'%C3%A9tude%20d'un%20synth%C3%A9tiseur%20de%20fr%C3%A9quence%20pour%20objets%20communicants%20multistandards%20en%20technologie%20CMOS%20SOI&rft.atitle=Contribution%20%C3%A0%20l'%C3%A9tude%20d'un%20synth%C3%A9tiseur%20de%20fr%C3%A9quence%20pour%20objets%20communicants%20multistandards%20en%20technologie%20CMOS%20SOI&rft.au=Majek,%20C%C3%A9dric&rft.genre=unknown


Fichier(s) constituant ce document

FichiersTailleFormatVue

Il n'y a pas de fichiers associés à ce document.

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée