Mostrar el registro sencillo del ítem

dc.contributor.advisorLewis, Dean
dc.contributor.advisorPerdu, Philippe
dc.contributor.authorFERRIGNO, Julie
dc.contributor.otherPouget, Vincent
dc.date2008-12-09
dc.date.accessioned2020-12-14T21:11:04Z
dc.date.available2020-12-14T21:11:04Z
dc.identifier.urihttp://ori-oai.u-bordeaux1.fr/pdf/2008/FERRIGNO_JULIE_2008.pdf
dc.identifier.urihttps://oskar-bordeaux.fr/handle/20.500.12278/21720
dc.identifier.nnt2008BOR13719
dc.description.abstractLes circuits VLSI (”Very Large Scale Integration”) et ULSI (”Ultra Large Scale Integration”) occupent une grande place dans le monde des semi-conducteurs. Leur complexi?cation croissante est due à la demande de plus en plus fortes des grands domaines d’application, de la micro-informatique au spatial. Cependant, la complexité engendre de nombreux défauts que l’on doit prévoir ou détecter et analyser de manière à ne pas les voir se multiplier. De nombreuses techniques d’analyse de défaillance ont été développées et sont toujours largement utilisées dans les laboratoires. Cependant, nous nous sommes attachés à intégrer une nouvelle approche au processus de défaillance : la simulation de fautes dans les circuits VLSI et ULSI de technologie CMOS. Ce type d’approche permet d’aborder une analyse plus rapidement plus facilement, mais joue également un rôle prédictif de défaut dans les structures de transistors MOS.
dc.description.abstractEnVLSI (”Very Large Scale Integration”) et ULSI (”Ultra Large Scale Integration”) take the most important place in semi-conductor domain. Their complexi?cation is growing and is due to the bigger and bigger request from the manufacturers such as automotive domain or space application. However, this complexicity generates a lot of defects inside the components. We need to predict or to detect and analyze these defects in order to stop these phenomena. Lot of failure analyzis techniques were developped inside the laboratories and are still used. Nevertheless, we developped a new approach for failure analysis process : the faults simulation for CMOS integrated circuits. This particular kind of approach allows us to reach the analysis in more e?ective and easier way than usual. But the simulations play a predictive role for structures of MOS transistors.
dc.language.isofr
dc.subjectSemiconducteur
dc.subjectAnalyse de défaillance
dc.subjectEmission de lumière
dc.subjectSimulation de fautes
dc.subjectCircuits intégrés
dc.subjectMicroélectronique digitale
dc.titleCaractérisation de circuits intégrés par émission de lumière statique et dynamique
dc.typeThèses de doctorat
bordeaux.hal.laboratoriesThèses de l'Université de Bordeaux avant 2014*
bordeaux.institutionUniversité de Bordeaux
bordeaux.type.institutionBordeaux 1
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2008BOR13719
dc.contributor.rapporteurDescamps, Philippe
dc.contributor.rapporteurPortal, Jean-Michel
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Caract%C3%A9risation%20de%20circuits%20int%C3%A9gr%C3%A9s%20par%20%C3%A9mission%20de%20lumi%C3%A8re%20statique%20et%20dynamique&rft.atitle=Caract%C3%A9risation%20de%20circuits%20int%C3%A9gr%C3%A9s%20par%20%C3%A9mission%20de%20lumi%C3%A8re%20statique%20et%20dynamique&rft.au=FERRIGNO,%20Julie&rft.genre=unknown


Archivos en el ítem

ArchivosTamañoFormatoVer

No hay archivos asociados a este ítem.

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem