Solutions de synthèse de fréquences sub-mW basées sur des boucles DLL pour les applications IoT en technologie 28 nm CMOS FD-SOI
Idioma
en
Thèses de doctorat
Fecha de defensa
2022-12-15Especialidad
Electronique
Escuela doctoral
École doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)Resumen
Dans le contexte de l'Internet des objets (IoT), les appareils connectés utilisent un émetteur-récepteur RF pour la communication des données. Ce composant nécessite un synthétiseur de fréquence, qui est l'un des blocs les ...Leer más >
Dans le contexte de l'Internet des objets (IoT), les appareils connectés utilisent un émetteur-récepteur RF pour la communication des données. Ce composant nécessite un synthétiseur de fréquence, qui est l'un des blocs les plus consommateurs d'énergie.Ce travail utilise les avantages de la technologie FD-SOI pour proposer un synthétiseur de fréquence ultra-basse consommation qui consomme moins de 1 mW, avec de bons résultats de gigue et de pureté spectrale, pour générer une fréquence de sortie de 2,5 GHz. Deux solutions ont été développées en utilisant des oscillateurs en anneau en raison de leur faible consommation et de leur polyvalence. En outre, les caractéristiques de la boucle à verrouillage de délai (DLL) sont prises en compte pour améliorer son bruit de phase. Les solutions développées permettent de franchir la barrière des synthétiseurs de fréquence sub-mW utilisant des oscillateurs en anneau.< Leer menos
Resumen en inglés
In the context of Internet of Things (IoT), the connected devices use an RF transceiver for data communication. This component requires a frequency synthesizer, which is one of the most power-consuming blocks of the ...Leer más >
In the context of Internet of Things (IoT), the connected devices use an RF transceiver for data communication. This component requires a frequency synthesizer, which is one of the most power-consuming blocks of the communication chain.This work uses the advantages of FD-SOI technology to propose an ultra-low power frequency synthesizer that consumes less than 1 mW, with good jitter and spectral purity results, to generate an output frequency of 2.5 GHz. Two solutions were developed using ring oscillators thanks to their low power consumption and versatility. Furthermore, the characteristics of the Delay Locked Loop (DLL) are exploited to improve its phase noise. The developed solutions break the barrier of sub-mW frequency synthesizers using ring oscillators.< Leer menos
Palabras clave
Synthèse de fréquence
DLL
Oscillateurs en anneau
Internet des objets
IoT
Conception de circuits à ultra-basse puissance
Palabras clave en inglés
Frequency synthesis
DLL
Ring oscillators
Internet of Things
IoT
Ultralow- power circuit design
Orígen
Recolectado de STARCentros de investigación