Mostrar el registro sencillo del ítem
Etude et modélisation de sources de bruit dans les structures à temps discret
dc.contributor.author | MONNERIE, Guillaume | |
dc.date | 2005-07-08 | |
dc.date.accessioned | 2021-01-13T14:04:26Z | |
dc.date.available | 2021-01-13T14:04:26Z | |
dc.identifier.uri | https://oskar-bordeaux.fr/handle/20.500.12278/25652 | |
dc.description.abstract | Cette thèse concerne l'évaluation des performances en bruit des blocs analogiques et mixtes situés en début d'une chaîne de réception radiofréquence. Ce travail s'attache plus particulièrement à l'étude du modulateur Sigma Delta à temps discret utilisé pour la conversion analogique/numérique. Le but de cette étude est de fournir aux concepteurs de circuits radiofréquence des modèles comportementaux nécessaires à l'évaluation de l'impact des sources de bruit sur certaines architectures. C'est dans cette optique que nous avons développé une bibliothèque en VHDL-AMS comportant des modèles de sources de bruit à temps discret et des modèles comportementaux de circuits analogiques et mixtes (Sigma Delta, bloc RF). Nous avons démontré la validité de la modélisation des sources de bruit par comparaison avec la théorie. Les autres modèles ont été étalonnés à la fois par comparaison avec des simulations au niveau transistor et par comparaison avec des mesures réalisées sur des composants industriels. Le point critique de ces travaux étant l'estimation et la modélisation du jitter interne du modulateur Sigma Delta, nous avons développé conjointement une méthode spécifique de test, un circuit ainsi que sa carte d'évaluation. La valeur mesurée du jitter interne nous a permis de valider l'ensemble de la démarche, grâce à une simulation globale de la chaine en situation réelle. | |
dc.description.abstractEn | This thesis is dedicated to the noise performance evaluation of the analog and mixed blocks that are located at the beginning of a radiofrequency receiver chain. The main subject of this work is to study a discrete time Sigma Delta modulator, used for analog to digital conversion. The goal is to provide the RF designers, behavioral models capable of evaluating the impact of noise sources on different architectures. That is why we developed a library in VHDL-AMS for discrete time models of noise sources and for behavioral models of analog and mixed blocks (Sigma Delta modulator, RF blocks). We have proved the validity of the noise models by comparing our simulation and the theory. To calibrate the behavioral models, we have performed comparative simulations (transistor model vs. VHDL-AMS model) and measurements on industrial components. The critical point was to estimate the Sigma Delta internal jitter characteristics. This is the reason why we have developed a test circuit, a specific evaluation board associated to an original method. This test method has permitted the internal jitter estimation. We have validated our approach with a global simulation of the physical test bench. | |
dc.format | application/pdf | |
dc.language | fr | |
dc.rights | free | |
dc.subject | Electronique | |
dc.subject | Circuit Radio Fréquence analogiques et mixtes | |
dc.subject | Modulateur Sigma Delta à temps discret | |
dc.subject | Modélisation comportementale VHDL-AMS | |
dc.subject | Bruit dans les architectures à temps discret | |
dc.title | Etude et modélisation de sources de bruit dans les structures à temps discret | |
dc.type | Thèses de doctorat | |
bordeaux.hal.laboratories | Thèses Bordeaux 1 Ori-Oai | * |
bordeaux.institution | Université de Bordeaux | |
bordeaux.COinS | ctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Etude%20et%20mod%C3%A9lisation%20de%20sources%20de%20bruit%20dans%20les%20structures%20%C3%A0%20temps%20discret&rft.atitle=Etude%20et%20mod%C3%A9lisation%20de%20sources%20de%20bruit%20dans%20les%20structures%20%C3%A0%20temps%20discret&rft.au=MONNERIE,%20Guillaume&rft.genre=unknown |