Afficher la notice abrégée

dc.contributor.advisorBegueret, Jean-Baptiste
dc.contributor.advisorDeval, Yann
dc.contributor.authorREGIMBAL, Nicolas
dc.contributor.otherBadets, Franck
dc.contributor.otherMazouffre, Olivier
dc.date2011-07-06
dc.date.accessioned2020-12-14T21:16:58Z
dc.date.available2020-12-14T21:16:58Z
dc.identifier.urihttp://ori-oai.u-bordeaux1.fr/pdf/2011/REGIMBAL_NICOLAS_2011.pdf
dc.identifier.urihttps://oskar-bordeaux.fr/handle/20.500.12278/22694
dc.identifier.nnt2011BOR14292
dc.description.abstractCette thèse traite de synthétiseurs de fréquence, et plus précisément de diviseurs de fréquence fractionnaires qui sont des blocs critiques en radiocommunications. Une nouvelle méthode pour la division de fréquence fractionnaire y est présentée : Elle est basée sur la répartition aléatoire de l'erreur de phase. Deux implémentations de cette méthode sont proposées. Le spectre du bruit de phase en sortie de diviseur est débarrassé de toute raie parasite. L'énergie habituellement contenue dans ces raies étant uniformément répartie sur l'ensemble du spectre, ce dernier adopte un profil plat. La solution proposée peut être implémentée dans des synthétiseurs de fréquence tels que les Boucles à Verrouillage de Phase (PLL). Puisque aucune mise en forme du bruit n'est appliquée par le diviseur, la bande passante de la PLL peut être optimisée. Dans ces conditions, la possibilité d'une modulation directe haut débit de la PLL résultante est étudiée. Pour finir, des solutions d'optimisation du système résultant sont étudiées.
dc.description.abstractEnThis dissertation deals with frequency synthesis and more specifically with the fractional frequency divider, one of the most critical blocks in radio frequency systems. A new fractional division method is presented along with two possible embodiments. It is based on a random dithering of the phase error. The divider output spectrum is cleaned from any fractional spurious tone. The spurious tones energy is uniformly spread on the whole spectrum, without noise shaping. The proposed solution can be implemented in frequency synthesizers like Phase Locked Loops (PLL). As no noise shaping is applied, the PLL bandwidth can be optimized. In this context, the possibility of high data-rate direct modulation is studied. Finally, solutions for the optimization of the resulting system are inspected.
dc.language.isoen
dc.subjectSynthèse de fréquence
dc.subjectPll
dc.subjectDiviseur de fréquence fractionnaire
dc.subjectModulation directe
dc.subject.enFractional frequency synthesis
dc.subject.enPll
dc.subject.enFractional frequency divider
dc.subject.enDirect modulation
dc.titleContribution à l'étude de synthétiseurs de fréquence fractionnaires pour applications à haut débit
dc.title.enStudy of fractional frequency synthesizers for high data rate applications
dc.typeThèses de doctorat
dc.contributor.jurypresidentDallet, Dominique
bordeaux.hal.laboratoriesThèses de l'Université de Bordeaux avant 2014*
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.institutionUniversité de Bordeaux
bordeaux.type.institutionBordeaux 1
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2011BOR14292
dc.contributor.rapporteurPerrott, Michael
dc.contributor.rapporteurBarthélemy, Hervé
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Contribution%20%C3%A0%20l'%C3%A9tude%20de%20synth%C3%A9tiseurs%20de%20fr%C3%A9quence%20fractionnaires%20pour%20applications%20%C3%A0%20haut%20d%C3%A9bit&rft.atitle=Contribution%20%C3%A0%20l'%C3%A9tude%20de%20synth%C3%A9tiseurs%20de%20fr%C3%A9quence%20fractionnaires%20pour%20applications%20%C3%A0%20haut%20d%C3%A9bit&rft.au=REGIMBAL,%20Nicolas&rft.genre=unknown


Fichier(s) constituant ce document

FichiersTailleFormatVue

Il n'y a pas de fichiers associés à ce document.

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée