Afficher la notice abrégée

dc.contributor.advisorFremont, Hélène
dc.contributor.advisorVerdier, Frédéric
dc.contributor.authorFENG, Wei
dc.contributor.otherDuchamp, Geneviève
dc.contributor.otherLabat, Nathalie
dc.contributor.otherVal, Alexandre
dc.contributor.otherWeide-Zaage, Kirsten
dc.date2010-03-26
dc.date.accessioned2020-12-14T21:14:14Z
dc.date.available2020-12-14T21:14:14Z
dc.identifier.urihttp://ori-oai.u-bordeaux1.fr/pdf/2010/FENG_WEI_2010.pdf
dc.identifier.urihttps://oskar-bordeaux.fr/handle/20.500.12278/22245
dc.identifier.nnt2010BOR14014
dc.description.abstractLes assemblages PoP pour « Package on Package » permettent d’augmenter fortement la densité d’intégration des circuits et systèmes microélectroniques, par superposition de plusieurs éléments semi-conducteurs actifs. Les interconnexions internes de ces systèmes sont alors soumises à des contraintes jamais atteintes. Nous avons pu identifier, caractériser, modéliser et simuler les mécanismes de défaillance potentiels propres à ces assemblages, et leur évolution : • Les gauchissements dans la phase d’assemblage du « PoP » et ses contraintes thermomécaniques sont plus importants que ceux de chacun des composants individuels. Un modèle analytique original a été construit et mis en ligne afin d’évaluer a priori ce gauchissement. • Les comportements hygroscopiques et hygromécaniques sont simulés et mesurés par une approche originale. L’assemblage « PoP » absorbe plus d’humidité que la somme des deux composants individuels, mais son gauchissement hygromécanique et ses contraintes hygromécaniques sont moins élevées. • Deux types d’essais de vieillissement accéléré sont réalisés pour étudier la fiabilité du « PoP » assemblé sur circuit imprimé : des cycles thermiques et des tests sous fort courant et température élevée. Dans ces deux types d’essais, l’assemblage d’un composant « top » sur un autre composant « bottom » pour former un PoP augmente les risques de défaillances. • L’évolution de la microstructure selon le type de vieillissement est comparée par des analyses physiques et physico-chimiques. Les fissures sont toujours situées dans l’interface substrat/billes, qui correspond aux zones critiques prédites par les simulations.
dc.description.abstractEnThe assemblies PoP (Package on Package) can greatly increase the integration density of microelectronic circuits and systems, by vertically combining discrete semiconductor elements. The interconnections of these systems suffer the stresses never reached before. We were able to identify, characterize, model and simulate the potential failure mechanisms of these assemblies and their evolution: • The warpage in the assembly phase and thermomechanical stress of "PoP" are more serious than the individual components. An original analytical model has been built and put online for pre-estimating this warpage. • The hygroscopic and hygromechanical behaviors are simulated and measured by an original method. The assembly "PoP" absorbs more moisture than the sum of the individual components, but its hygromechanical warpage and stress are smaller. • Two types of accelerated aging tests are performed to study the reliability of "PoP" at the board level: the thermal cycling and the testing under current and temperature. In both types of tests, assembly a component "top" on another component "bottom" to form a “PoP” increases the risk of failure. • The microstructure evolution depending on the type of aging is compared by the physical and physico-chemical analysis. The cracks are always located in the interface substrate/balls, which corresponds to the critical areas predicted by the simulations.
dc.language.isofr
dc.subjectPoP (Package-on-Package)
dc.subjectGauchissement thermomécanique
dc.subjectGauchissement hygromécanique
dc.subjectCycles thermiques
dc.subjectÉlectromigration
dc.subject.enPoP (Package-on-Package), thermomechanical warpage, hygromechanical warpage, thermal cycling, electromigration
dc.titleCaractérisation expérimentale et simulation physique des mécanismes de dégradation des interconnexions sans plomb dans les technologies d’assemblage a trés forte densite d’intégration « boitier sur boitier »
dc.typeThèses de doctorat
bordeaux.hal.laboratoriesThèses de l'Université de Bordeaux avant 2014*
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.institutionUniversité de Bordeaux
bordeaux.type.institutionBordeaux 1
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2010BOR14014
dc.contributor.rapporteurCollot, Philippe
dc.contributor.rapporteurLandesman, Jean-Pierre
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Caract%C3%A9risation%20exp%C3%A9rimentale%20et%20simulation%20physique%20des%20m%C3%A9canismes%20de%20d%C3%A9gradation%20des%20interconnexions%20sans%20plomb%20dans%20les&rft.atitle=Caract%C3%A9risation%20exp%C3%A9rimentale%20et%20simulation%20physique%20des%20m%C3%A9canismes%20de%20d%C3%A9gradation%20des%20interconnexions%20sans%20plomb%20dans%20le&rft.au=FENG,%20Wei&rft.genre=unknown


Fichier(s) constituant ce document

FichiersTailleFormatVue

Il n'y a pas de fichiers associés à ce document.

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée