Afficher la notice abrégée

dc.contributor.advisorKerhervé, Eric
dc.contributor.advisorDeltimple, Nathalie
dc.contributor.advisorCarvalho Lustosa Da Costa, João Paulo
dc.contributor.authorLAJOVIC CARNEIRO, Marcos
dc.date2013-12-16
dc.date.accessioned2020-12-14T21:13:49Z
dc.date.available2020-12-14T21:13:49Z
dc.identifier.urihttp://ori-oai.u-bordeaux1.fr/pdf/2013/LAJOVIC_CARNEIRO_MARCOS_2013.pdf
dc.identifier.uri
dc.identifier.urihttps://tel.archives-ouvertes.fr/tel-00942844
dc.identifier.urihttps://oskar-bordeaux.fr/handle/20.500.12278/22169
dc.identifier.nnt2013BOR15024
dc.description.abstractLes signaux des nouveaux standard de communications (LTE) ont une grande différence entre la puissance maximale et moyenne (PAPR), cela n'est pas favorable pour l'utilisation dans les amplificateurs conventionnels vu qu'ils présentent un rendement maximale seulement quand ils travaillent au niveau de puissance maximale. Des amplificateurs de puissance Doherty pour présenter une efficacité constante pour une large gamme de puissance constituent une solution favorable à ce problème. Ce travail présente la méthodologie de conception et des résultats de mesure d'un amplificateur de puissance Doherty entièrement intégré dans la technologie 65 nm CMOS avec une constante PAE sur un 7 dB de plage de puissance. Mesures de 2,4 GHz à 2,6 GHz montrent des performances constantes PAE à partir du niveau de 20% jusqu'à 24% avec une puissance de sortie maximale de 23,4 dBm. Le circuit a été conçu avec une attention particulière pour le faible coût.
dc.description.abstractEnThe signals of the new communication standards (LTE) show a great difference between the peak and its average power (PAPR) being unsuitable for use with conventional power amplifiers because they present maximum efficiency only when working with maximum power. Doherty power amplifiers for presenting a constant efficiency for a wide power range represent a favorable solution to this problem. This work presents the design methodology and measurements results of a fully integrated Doherty Power Amplifier in 65 nm CMOS technology with constant PAE over a 7 dB backoff. Measurements from 2.4 GHz to 2.6 GHz show constant PAE performance starting in 20% level up to 24% with a maximum output power of 23.4 dBm.The circuit was designed with special attention to low cost.
dc.language.isoen
dc.subjectDoherty
dc.subjectAugmentation de rendement
dc.subjectAmplificateur de puissance
dc.subjectCMOS 65nm
dc.subject.enDoherty
dc.subject.enEfficiency enhancement
dc.subject.enPower amplifier
dc.subject.enCMOS 65nm
dc.titleConception, optimisation et intégration d’amplificateurs de puissance Doherty pour des communications 3G/4G
dc.title.enDesign, optimization and integration of Doherty power amplifier for 3G/4G mobile communications
dc.typeThèses de doctorat
dc.contributor.jurypresidentCosta, José
bordeaux.hal.laboratoriesThèses de l'Université de Bordeaux avant 2014*
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.institutionUniversité de Bordeaux
bordeaux.type.institutionBordeaux 1
bordeaux.thesis.disciplineÉlectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2013BOR15024
dc.contributor.rapporteurReis, Ricardo
dc.contributor.rapporteurTertuliano, Horácio
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Conception,%20optimisation%20et%20int%C3%A9gration%20d%E2%80%99amplificateurs%20de%20puissance%20Doherty%20pour%20des%20communications%203G/4G&rft.atitle=Conception,%20optimisation%20et%20int%C3%A9gration%20d%E2%80%99amplificateurs%20de%20puissance%20Doherty%20pour%20des%20communications%203G/4G&rft.au=LAJOVIC%20CARNEIRO,%20Marcos&rft.genre=unknown


Fichier(s) constituant ce document

FichiersTailleFormatVue

Il n'y a pas de fichiers associés à ce document.

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée