Mostrar el registro sencillo del ítem

dc.contributor.advisorDeval, Yann
dc.contributor.advisorLapuyade, Hervé
dc.contributor.authorPICCIN, Yohan
dc.contributor.otherBechou, Laurent
dc.contributor.otherSeyler, Jean-Yves
dc.contributor.otherGoutti, Frédéric
dc.contributor.otherMorche, Colette
dc.contributor.otherRivet, François
dc.date2014-06-27
dc.identifier.urihttp://www.theses.fr/2014BORD0145/abes
dc.identifier.urihttps://tel.archives-ouvertes.fr/tel-01148495
dc.identifier.nnt2014BORD0145
dc.description.abstractLes travaux de cette thèse sont axés sur le durcissement à la dose cumulée des circuits analogiques associés aux systèmes électroniques embarqués sur des véhicules spatiaux, satellites ou sondes. Ces types de circuits sont réputés pour être relativement sensibles à la dose cumulée, parfois dès quelques krad, souvent en raison de l’intégration d’éléments bipolaires. Les nouvelles technologies CMOS montrent par leur intégration de plus en plus poussée, un durcissement naturel à cette dose. L’approche de durcissement proposée ici, repose sur un durcissement par la conception d’une technologie commerciale « full CMOS » du fondeur ST Microelectronics, appelée HCMOS9A. Cette approche permet d’assurer la portabilité des méthodes de durcissement proposées d’une technologie à une autre et de rendre ainsi accessible les nouvelles technologies aux systèmes spatiaux. De plus, cette approche de durcissement permet de faire face aux coûts croissants de développement et d’accès aux technologies durcies. Une première technique de durcissement à la dose cumulée est appliquée à une tension de référence « full CMOS ». Elle ne fait intervenir ni jonction p-n parasites ni précautions delay out particulières mais la soustraction de deux tensions de seuil qui annulent leurs effets à la dose cumulée entre elles. Si les technologies commerciales avancées sont de plus en plus utilisées pour des applications spécialement durcies, ces dernières exhibent en contrepartie de plus grands offsets que les technologies bipolaires. Cela peut affecter les performances des systèmes. La seconde technique étudiée : l’auto zéro, est une solution efficace pour réduire les dérives complexes dues entre autres à la température, de l’offset d’entrée des amplificateurs opérationnels. Le but ici est de prouver que cette technique peut tout aussi bien contrebalancer les dérives de l’offset dues à la dose cumulée.
dc.description.abstractEnThe purpose of this thesis work is to investigate circuit design techniques to improve the robustness to Total Ionizing Dose (TID) of analog circuits within electronic systems embedded in space probes, satellites and vehicles. Such circuits often contain bipolartransistor components which are quite sensitive to cumulated radiation dose. However highly integrated CMOS technology has been shown to exhibit better natural TDI hardening.The approach proposed here is a hardening by design using a full CMOS semiconductor technology commercially available from ST Microelectronics calledHCMOS9A. The proposed generic hardening design methods will be seen to be compatibleand applicable to other existing or future process technologies. Furthermore this approach addresses the issue of ever-increasing development cost and access to hardened technologies.The first TID hardening technique proposed is applied to a full-CMOS voltage reference. This technique does not involve p-n junctions nor any particular layout precaution but instead is based on the subtraction of two different threshold voltages which allows the cancellation of TDI effects. While the use of advanced commercial CMOS technologies for specific radiation hardened applications is becoming more common, these technologies suffer from larger inputoffs et voltage drift than their bipolar transistor counterparts, which can impact system performance. The second technique studied is that of auto-zeroing, which is an efficient method to reduce the complex offset voltage drift mechanisms of operational amplifiers due to temperature. The purpose here is to prove that this technique can also cancel input offset voltage drift due to TID.Index term : hardening, cumulated dose, CMOS technology, voltage reference,operational amplifier.
dc.language.isofr
dc.subjectDurcissement
dc.subjectDose cumulée
dc.subjectTechnologie CMOS
dc.subjectRéférence de tension
dc.subjectAmplificateur opérationnel
dc.subject.enHardening
dc.subject.enCumulated dose
dc.subject.enCMOS technology
dc.subject.enVoltage reference
dc.subject.enOperational amplifier
dc.titleDurcissement par conception d'ASIC analogiques
dc.title.enRadiation hardened design techniques for analog ASICs
dc.typeThèses de doctorat
dc.contributor.jurypresidentKerhervé, Eric
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.type.institutionBordeaux
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2014BORD0145
dc.contributor.rapporteurFerlet-Cavrois, Véronique
dc.contributor.rapporteurBarnaby, Hugh
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Durcissement%20par%20conception%20d'ASIC%20analogiques&rft.atitle=Durcissement%20par%20conception%20d'ASIC%20analogiques&rft.au=PICCIN,%20Yohan&rft.genre=unknown


Archivos en el ítem

ArchivosTamañoFormatoVer

No hay archivos asociados a este ítem.

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem