Show simple item record

dc.contributor.advisorZimmer, Thomas
dc.contributor.advisorFrégonèse, Sébastien
dc.contributor.authorD'ESPOSITO, Rosario
dc.contributor.otherCeli, Didier
dc.contributor.otherManeux, Cristell
dc.contributor.otherArdouin, Bertrand
dc.date2016-09-29
dc.identifier.urihttp://www.theses.fr/2016BORD0147/abes
dc.identifier.uri
dc.identifier.urihttps://tel.archives-ouvertes.fr/tel-01386487
dc.identifier.nnt2016BORD0147
dc.description.abstractCe travail de thèse présente une étude concernant la caractérisation des effets électrothermiques dans les transistors bipolaires à hétérojonction (HBT) en SiGe. Lors de ces travaux, deux procédés technologiques BiCMOS à l’état de l’art ont été analysés: le B11HFC de Infineon Technologies (130nm) et le B55 de STMicroelectronics (55nm).Des structures de test dédiées ont étés conçues, pour évaluer l’impact électrothermique du back end of line (BEOL) de composants ayant une architecture à un ou plusieurs doigts d’émetteur. Une caractérisation complète a été effectuée en régime continu et en mode alternatif en petit et en grand signal. De plus, une extraction des paramètres thermiques statiques et dynamiques a été réalisée et présentée pour les structures de test proposées. Il est démontré que les figures de mérite DC et RF s’améliorent sensiblement en positionnant des couches de métal sur le transistor, dessinées de manière innovante et ayant pour fonction de guider le flux thermique vers l’extérieur. L’impact thermique du BEOL a été modélisé et vérifié expérimentalement dans le domaine temporel et fréquentiel et aussi grâce à des simulations 3D par éléments finis. Il est à noter que l’effet du profil de dopage sur la conductivité thermique est analysé et pris en compte.Des topologies de transistor innovantes ont étés conçues, permettant une amélioration des spécifications de l’aire de sécurité de fonctionnement, grâce à un dessin innovant de la surface d’émetteur et du deep trench (DTI).Un modèle compact est proposé pour simuler les effets de couplage thermique en dynamique entre les émetteurs des HBT multi-doigts; ensuite le modèle est validé avec de mesures dédiées et des simulations TCAD.Des circuits de test ont étés conçus et mesurés, pour vérifier la précision des modèles compacts utilisés dans les simulateurs de circuits; de plus, l’impact du couplage thermique entre les transistors sur les performances des circuits a été évalué et modélisé. Finalement, l’impact du dissipateur thermique positionné sur le transistor a été étudié au niveau circuit, montrant un réel intérêt de cette approche.
dc.description.abstractEnThis work is focused on the characterization of electro-thermal effects in advanced SiGe hetero-junction bipolar transistors (HBTs); two state of the art BiCMOS processes have been analyzed: the B11HFC from Infineon Technologies (130nm) and the B55 from STMicroelectronics (55nm).Special test structures have been designed, in order to evaluate the overall electro-thermal impact of the back end of line (BEOL) in single finger and multi-finger components. A complete DC and RF electrical characterization at small and large signal, as well as the extraction of the device static and dynamic thermal parameters are performed on the proposed test structures, showing a sensible improvement of the DC and RF figures of merit when metal dummies are added upon the transistor. The thermal impact of the BEOL has been modeled and experimentally verified in the time and frequency domain and by means of 3D TCAD simulations, in which the effect of the doping profile on the thermal conductivity is analyzed and taken into account.Innovative multi-finger transistor topologies are designed, which allow an improvement of the SOA specifications, thanks to a careful design of the drawn emitter area and of the deep trench isolation (DTI) enclosed area.A compact thermal model is proposed for taking into account the mutual thermal coupling between the emitter stripes of multi-finger HBTs in dynamic operation and is validated upon dedicated pulsed measurements and TCAD simulations.Specially designed circuit blocks have been realized and measured, in order to verify the accuracy of device compact models in electrical circuit simulators; moreover the impact on the circuit performances of mutual thermal coupling among neighboring transistors and the presence of BEOL metal dummies is evaluated and modeled.
dc.language.isoen
dc.subjectTransistors bipolaires à hétérojonction (HBTs)
dc.subjectEffets électrothermiques
dc.subjectRésistance thermique
dc.subjectCapacitance thermique
dc.subjectImpédance thermique
dc.subjectBack end of line (BEOL)
dc.subjectLayout des doigts d’émetteur
dc.subjectSpécifications SOA
dc.subjectCouplage thermique intra-device
dc.subjectCircuits pour l’évaluation de modèles, interactions du composant au circuit
dc.subjectSimulations thermiques TCAD
dc.subjectImpact thermique du profile de dopage
dc.subjectCaractérisation de composants à semi-conducteur
dc.subjectMesures pulsées
dc.subjectCaractérisation load-pull
dc.subjectModèle HiCuM
dc.subjectModélisation de composants semi-conducteur
dc.subject.enHetero-junction bipolar transistors (HBTs)
dc.subject.enElectro-thermal effects
dc.subject.enThermal resistance
dc.subject.enThermal capacitance
dc.subject.enThermal impedance
dc.subject.enBack end of line (BEOL)
dc.subject.enEmitter-finger layout
dc.subject.enSOA specifications
dc.subject.enIntra device mutual thermal coupling
dc.subject.enCircuits for model verification
dc.subject.enDevice to circuit interactions
dc.subject.enThermal TCAD simulations
dc.subject.enDoping profile thermal impact,
dc.subject.enSemiconductor device characterization
dc.subject.enPulsed measurements, load-pull characterization
dc.subject.enHiCuM model
dc.subject.enSemiconductor device modeling
dc.titleCaractérisation électrothermique, simulations TCAD et modélisation compacte de transistors HBT en SiGe au niveau composant et circuit
dc.title.enElectro-thermal characterization, TCAD simulations and compact modeling of advanced SiGe HBTs at device and circuit level
dc.typeThèses de doctorat
dc.contributor.jurypresidentRinaldi, Niccolò
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.type.institutionBordeaux
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2016BORD0147
dc.contributor.rapporteurQuéré, Raymond
dc.contributor.rapporteurDambrine, Gilles
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Caract%C3%A9risation%20%C3%A9lectrothermique,%20simulations%20TCAD%20et%20mod%C3%A9lisation%20compacte%20de%20transistors%20HBT%20en%20SiGe%20au%20niveau%20composant%20et&rft.atitle=Caract%C3%A9risation%20%C3%A9lectrothermique,%20simulations%20TCAD%20et%20mod%C3%A9lisation%20compacte%20de%20transistors%20HBT%20en%20SiGe%20au%20niveau%20composant%20e&rft.au=D'ESPOSITO,%20Rosario&rft.genre=unknown


Files in this item

FilesSizeFormatView

There are no files associated with this item.

This item appears in the following Collection(s)

Show simple item record