Afficher la notice abrégée

dc.contributor.advisorMarc, François
dc.contributor.authorNAOUSS, Mohammad
dc.contributor.otherJego, Christophe
dc.contributor.otherManeux, Cristell
dc.contributor.otherClement, Jean-Claude
dc.date2016-10-20
dc.identifier.urihttp://www.theses.fr/2016BORD0159/abes
dc.identifier.urihttps://tel.archives-ouvertes.fr/tel-01412351
dc.identifier.nnt2016BORD0159
dc.description.abstractLes circuits logiques programmables (FPGA) bénéficient des technologies les plus avancés de noeuds CMOS, afin de répondre aux demandes croissantes de haute performance et de faible puissance des circuits intégrés numériques. Cela les rend sensibles aux différents mécanismes de dégradations à l'échelle nanométrique. Dans cette thèse, nous nous concentrons sur le vieillissements des tables de correspondances (LUT) sur FPGA. L'utilisation de la dernière technologie d'échelle réduite et la flexibilité de l'architecture du FPGA, permettent de développer un nouveau banc de test à faible coût pour évaluer la fiabilité en fonction de conditions d'utilisations. Ce banc de test peut-être implanté sur plusieurs véhicules du tests et suivis en temps réel par un logiciel de surveillance développé pendant cette thèse. Nous avons caractérisé la dégradation de temps de propagation de la LUT en fonction du rapport cyclique et la fréquence des vecteurs de stress. Nous avons identifié également que le rapport cyclique affecte fortement le temps en descente et modérément le temps en montée de LUT en raison du mécanisme de vieillissement NBTI, tandis que HCI affecte à la fois les deux temps de propagation. En outre, deux modèles semi-empiriques de la dégradation du temps de propagation de la LUT en raison de NBTI et HCI sont proposés dans ce travail. D'autre part, nous avons analysé l'influence de la tension de seuil et la mobilité du transistor sur la dégradation de temps de propagation de la LUT en utilisant le modèle de simulation du transistor. Enfin, un modèle de dégradation de la LUT prenant en compte l'architecture supposée de la LUT est proposé. Ce travail est idéal pour modéliser la dégradation des FPGA au niveau des portes.
dc.description.abstractEnField-Programmable Gate Arrays (FPGAs) benefit from the most advanced CMOS technology nodes, in order to meet the increasing demands of high performance and low power digital integrated cricuits. This makes tem sensible to various aging mechanisms at nanao-scale. In this thesis we focus on aging degradation of the Look-Up Table (LUT) on FPGAs. Benefits from the latest downscaling technology and the flexibility of the FPGAs architecture, allow to develop a new low cost test bench to assess reliabilty depending on the operation condition. This test bench can be implemented on up to 32 FPGAs ans monitored in real time by a supervisory software we developed in this work. We have characterized the delay degradation of LUT depending on the duty cycle and the frequency of stress vectors. We have identified also that the duty cycle affects strongly the fall and moderately the rise delay of LUT due to the NBTI aging mechanisme, while HCI affects both delays. Furthermore, two semiempirical models of the degradation of LUT timing due to NBTI and HCI are proposed in this work. Moreover, we analyzed the influence of threshokd voltage and the mobility of transistor on the timing degradation of LUT using the simulation model of transistor. Finally a model of degradationof LUT taking into account the supposed LUT architecture has been proposed. This work is edeal to model the degradation of FPGA at gate level.
dc.language.isofr
dc.subjectFiabilité
dc.subjectNBTI
dc.subjectHCI
dc.subjectCMOS
dc.subjectFPGA
dc.subjectSimulation
dc.subjectModélisation
dc.subjectVLSI
dc.subjectTransistor
dc.subjectVieillissement
dc.subjectCaractérisation
dc.subject.enReliability
dc.subject.enNBTI
dc.subject.enHCI
dc.subject.enCMOS
dc.subject.enFPGA
dc.subject.enSimulation
dc.subject.enModeling
dc.subject.enVLSI
dc.subject.enTransistor
dc.subject.enAging
dc.subject.enCharacterization
dc.titleConception et exploitation d'un banc d'auto-caractérisation pour la prévision de la fiabilité des circuits numériques programmables
dc.title.enDesign and operation of an auto-characterization test bench for predicting the reliability of programmable digital circuits.
dc.typeThèses de doctorat
dc.contributor.jurypresidentJego, Christophe
bordeaux.hal.laboratoriesLaboratoire de l'intégration du matériau au système (Talence, Gironde)
bordeaux.type.institutionBordeaux
bordeaux.thesis.disciplineElectronique
bordeaux.ecole.doctoraleÉcole doctorale des sciences physiques et de l’ingénieur (Talence, Gironde)
star.origin.linkhttps://www.theses.fr/2016BORD0159
dc.contributor.rapporteurBravaix, Alain
dc.contributor.rapporteurGranado, Bertrand
bordeaux.COinSctx_ver=Z39.88-2004&rft_val_fmt=info:ofi/fmt:kev:mtx:journal&rft.title=Conception%20et%20exploitation%20d'un%20banc%20d'auto-caract%C3%A9risation%20pour%20la%20pr%C3%A9vision%20de%20la%20fiabilit%C3%A9%20des%20circuits%20num%C3%A9riques%20pr&rft.atitle=Conception%20et%20exploitation%20d'un%20banc%20d'auto-caract%C3%A9risation%20pour%20la%20pr%C3%A9vision%20de%20la%20fiabilit%C3%A9%20des%20circuits%20num%C3%A9riques%20p&rft.au=NAOUSS,%20Mohammad&rft.genre=unknown


Fichier(s) constituant ce document

FichiersTailleFormatVue

Il n'y a pas de fichiers associés à ce document.

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée